一片集成二—十进制计数器74L160可构成()进制计数器。
用集成计数器设计n进制计数器时,不宜采用()方法。
由n位寄存器组成的扭环移位寄存器可以构成()进制计数器。
构成同步二进制计数器一般应选用的触发器是()。
利用集成计数器芯片的预置数功能可获得任意进制的计数器。
用集成计数器设计n进制计数器时,一般采用()。
两片集成计数器74LS192,最多可构成()进制计数器。
利用中规模集成计数器构成任意进制计数器的方法是()
74LS161是一个()个管脚的集成计数器,用它构成任意进制的计数器时,通常可采用()和反馈预置法。
利用一个74LS90可以构成一个十二进制的计数器。
N个触发器可以构成最大计数长度(进制数)为 的计数器。
N个触发器可以构成最大计数长度(进制数)为( )的计数器
74LS160为十进制计数器,其置数端为同步置数,清零端为异步清零,则下图所示电路,是 进制计数器。若将图中与非门G的输出改接至Cr端,而令LD=1,电路变为 进制。2bbf0497db5c768b69a5cf1a8021923d.png
集成计数器的清零方式可分为 和 ;置数方式可分为 和 。
要利用两片集成计数器构成一个24进制计数器,可()。
用同步十六进制计数器74HC161设计一个可变进制的计数器。要求在控制信号M=0时,为十二进制,在M=1时为十进制。请标明计数输入端和进位输出端。74HC161的框图和功能表见图T2.6和表T2.6。
实验中实现十二进制计数器,采用的异步清零的方法,当出现00010010的状态时,就产生一个异步清零信号将两块74HC160清零,从而实现0~11共12个状态的十二进制计数器。()此题为判断题(对,错)。
一片集成二–十进制计数器74LS90可构成进制计数器()
试用两片4位二进制同步加法计数器CT74161及少量门电路构成100进制计数器.
利用N进制计数器构成M(N>M)进制计数器,异步置0法用于产生或置0信号的状态是()。
试用同步十进制加法计数器74LS160设计一个四十八进制计数器.74LS160的功能表如表6-4.
用异步清零端和一个与非门(见图10.79),用反馈归零法将4位二进制加法计数器接成13进制计数器,请
利用中规模集成计数器构成任意进制计数器的方法有哪些?()
图5-46所示电路为一可变进制计数器.试回答:4个JK触发器构成什么功能电路:MN分别为00、01、10、11时,可组成哪几种进制计数器.