由两个主从型JK触发器组成的逻辑电路如图a)所示,设Q1、Q2的初始态是0,0,已知输入信号A和脉冲信号(,的波形,如图b)所示,当第二个CP脉冲作用后,Q1、Q2将变为()https://assets.asklib.com/psource/201408181109457116.png
在右侧图中所示的逻辑门电路中,当输入端A=1,B=0时,P和Q端输出的逻辑值分别是()。
逻辑电路如图所示,输入A=0,B=1,C=1,则输出F 1 和F 2 分别为()。 https://assets.asklib.com/images/image2/2017121810480987609.jpg
某逻辑电路如图7-62所示,若输入A=1,B=0,则输出F1和F2分别为()。https://assets.asklib.com/psource/2015110111531954947.jpg
如图所示逻辑电路中,当输出F=0时,输入A、B、C、D、E必须是()。https://assets.asklib.com/psource/2016071816403471397.jpg
逻辑图和输入A,B的波形如图所示,分析在t 1 时刻输出F为()。 https://assets.asklib.com/images/image2/2017121810425792257.jpg
电路如图所示,A、B端输入信号均为方波,D A 、D B 是理想二极管,当K点电位等于3V时,三极管饱和导通,此电路是一个()。 https://assets.asklib.com/psource/201607181646348928.jpg
电路如图所示,A、B端输入信号均为方波,D A 、D b 是理想二极管,当K点电位等于3V时,三极管饱和导通。这电路是一个什么电路()? https://assets.asklib.com/psource/2015102716205866059.jpg
模拟信号放大环节的输出uo与输入的关系如图8.5-5(a)所示,若输入信号为=0.1sinωtV,如图(B)所示,则如下选项中正确的是()。https://assets.asklib.com/psource/2015103016200329921.jpg
由两个主从型JK触发器组成的逻辑电路如图a)所示,设Q1、Q2的初始态是0、0,已知输入信号A和脉冲信号CP的波形,如图b)所示,当第二个CP脉冲作用后,Q1、Q2将变为:()https://assets.asklib.com/psource/2015110414382251383.png
两输入逻辑门,当A、B都为0时,F才为1,是()
某组合逻辑电路的输入、输出波形如图1所示。F与A、B的逻辑关系是
某组合逻辑电路的输入、输出波形如图10所示。此逻辑电路的逻辑表达式应该为:( )http://image.zhihuishu.com/zhs/onlineexam/ueditor/201804/212aca6658a7422c9b04b210ae529b10.png
积分运算电路中输入三角波时,输出为方波。
2、输入、输出的波形如图所示,输出输入的逻辑关系是( )。A或逻辑 B与逻辑 C 非逻辑ac24d6346ef7a6f44a40cdcce271a4ac.png
JK触发器的输入J=K=1,当CP脉冲输入频率为50kHz的方波时,Q端输出脉冲的频率为( )。
4. 输入、输出的波形如图所示,输入输出的逻辑关系是( )。A异或逻辑 B同或逻辑 C或非逻辑 D与非逻辑aba692f1ec6fde2d7cdbed2e7f547c87.png
有一个组合逻辑部件,其内部结构不详。但测得其输入信号A、B、C和输出信号Z的波形如图3-1所示。试写出其标准与或式。
利用集成二进制计数器CT74163和必要的门电路,设计一个分频器.当输入X为1Hz方波时,输出Y为60Hz方波(占空比为1).要求采用模10计数器和模6计数器串联设计.画出整个电路的逻辑电路连接图,并做出每一个CT74163器件的状态转移图.CT74163的逻辑符号如图10.106所示.
模拟信号放大环节的输出uo与输入的关系如图8.5-5(a)所示,若输入信号为=0.1sinωtV,如图(B)所示,则如下选项中正确的是()。
由OC门组成的电路,输入A、B与输出F的波形如图2.4.12所示,写出函数的表达式,并用最少的OC门实现它,画出逻辑电路图。
如图所示电路,A、B端输入信号均为方波,DA、DB是理想二极管,当K点电位等于3V时,三极管饱和导通,则该电路是一个()。
使用恒压降模型(VD=0.7 V),二极管电路如图题3.4.7a所示,设输入电压UI(t)波形如图b所示,在0<
移位寄存器的逻辑结构图如图3.6(a)所示,CLK和D<sub>0</sub>的输入波形如图3.6(b)所示.设Q初始状态为0,